Profileimage by Valerij Beller FPGA-Entwickler from Muenchen

Valerij Beller

not available until 06/30/2024

Last update: 24.01.2024

FPGA-Entwickler

Graduation: Diplom-Ingenieur Elektrotechnik (TUHH)
Hourly-/Daily rates: show
Languages: German (Full Professional) | English (Elementary) | Russian (Native or Bilingual)

Attachments

CV-de_112222.pdf
CV-en_112222.pdf

Skills

Meine Kernkompetenzen sind digitale Signalverarbeitung (Kommunikationssysteme) und digitale Hardware (speziell FPGA/VHDL Entwicklung):
  • Spezifikation und Entwicklung von Gesamtarchitektur/Konzept für FPGA basierte Systeme.
  • Simulationen von Kommunikationssystemen unter Matlab/Simulink.
  • Umsetzung von Algorithmen auf FPGAs (Intel, Microchip, Xilinx): VHDL Programmierung, ModelSim Simulation, Integration und Verifikation.
  • Messungen: Digital, HF, Bitfehlerrate (Oszilloskop, Spektrum-Analysator, Logik-Analysator, Rauschgenerator, etc.).
  • Hardwarenahes C-Programmierung für Mikrokontroller.
  • Erstellen der C-Modelle für Simulation-Beschleunigung.
  • Gute Kenntnisse in Standards/Systemen wie: ECSS/CCSDS für Satcom, DVB-S2/S2x, CAN-Bus, CANOpen Ptotokol, etc.
  • Schaltungsentwurf mit Altium-Designer und Eagle.
  • Messautomatisierung/Programmierung mit LabVIEW

Project history

02/2020 - Present
System und FPGA Entwicklung
(Telecommunications, >10.000 employees)


12/2019 - 01/2020
System und FPGA-Entwicklung
BellComTec

Aufgabe: Entwicklung eines high-speed Modulators für Satelliten als FPGA IP-Core nach CCSDS 401.0-B-29 Standard. Teilaufgaben sind:
1. Spezifikation des Modulators
2. Programmieren der Matlab-Simulationsmodelle
3. Umsetzung der Modulator-Algorithmen in VHDL
4. Verifikation des VHDL-Codes unter ModelSim
5. Implementieren des Modulators für Xilinx, Intel und Microchip FPGAs
6. Dokumentation

Eingesetzte HW/SW: Matlab, Modelsim, Xilinx (ISE, PlanAhead, Vivado, Virtex-5, Virtex-7, Zynq7000, ZynqUltraScale+), Intel (Quartus Prime, Cyclone-5, Stratix-5), Microsemi (Libero SoC, RTG-4, SmartFusion-2)

08/2018 - 08/2019
System und FPGA-Entwicklung
BellComTec (Telecommunications, < 10 employees)

Aufgabe: Entwicklung eines high-speed Transmitters für Satelliten als FPGA IP-Core nach CCSDS 131.2-B.1 Standard. Teilaufgaben sind:
1. Spezifikation des Transmitters
2. Programmieren der Matlab-Simulationsmodelle
3. Umsetzung der Transmitter-Algorithmen in VHDL
4. Verifikation des VHDL-Codes unter ModelSim
5. Implementieren des Transmitters für Xilinx, Intel und Microchip FPGAs
6. Dokumentation

Eingesetzte HW/SW: Matlab, Modelsim, Xilinx (ISE, PlanAhead Virtex-5), Intel (Quartus Prime, Stratix-5), Microchip (Libero SoC, RTG-4, SmartFusion-2)

10/2018 - 03/2019
FPGA-Entwicklung
(Industry and mechanical engineering, 10-50 employees)

Aufgabe: Implementierung einer Synchronisationsoption zwischen mehreren Geräten in der Materialprüfanlagen, synchrone Erfassung dr Messwerte und synchrone Ausgabe der Stellwerte in mehrachsigen Materialprüfmaschinen.
Eingesetzte HW/SW: Microsemi ProASIC3, Libero SoC, ModelSim

Local Availability

Only available in these countries: Germany
Deutschlandweit

Covered by Exali's professional indemnity insurance

The freelancer is covered by a reliable insurance provider that offers protection against common risks associated with digital and IT professions (damage claims, third-party cyber damage, etc.).

Profileimage by Valerij Beller FPGA-Entwickler from Muenchen FPGA-Entwickler
Register